Objetivo del proyecto
Se plantea como objetivo el desarrollo para su comercialización de un marco de propiedad intelectual (IP) orientado a la aceleración de inteligencia artificial (IA), que sirva como base para la evolución hacia un acelerador de chipset de IA de propósito general.
Este desarrollo persigue una doble finalidad: 1) consolidar una solución técnica avanzada y 2) facilitar su adopción inicial en el mercado a través de una estrategia de introducción en dos fases.
El marco IP propuesto incluirá, en líneas generales:
- Unidades aritméticas (UA) optimizadas y validadas para la ejecución eficiente de operaciones específicas de IA.
- Interfaces de integración y mecanismos de uso autónomo, compatibles con arquitecturas basadas en RISC-V, incluyendo extensiones personalizadas de instrucciones ISA.
- Herramienta software de asignación y optimización de modelos, destinada a facilitar el despliegue eficiente de redes neuronales y algoritmos de IA sobre el hardware acelerador.
Como evolución de este marco IP, el acelerador de IA de propósito general se compondrá de al menos los siguientes bloques IP de hardware, además de los periféricos necesarios para su integración en un System-on-Chip (SoC):
- Módulo mapeador de cargas de trabajo (workload mapper).
- Instrucciones RISC-V personalizadas para aplicaciones de IA.
- Bus de datos interno optimizado para alta eficiencia.
- Unidad de cómputo en coma flotante adaptada a las exigencias de los modelos actuales.
El posicionamiento previsto para el producto se centra en el segmento de aceleradores de muy bajo consumo energético, orientado a dispositivos de borde (Edge devices), con una arquitectura basada en RISC-V siempre que resulte conveniente. El sistema estará optimizado no sólo para tareas de inferencia en IA, sino también para funcionalidades de adquisición, preprocesamiento y gestión de datos en aplicaciones de Internet de las Cosas (IoT).
Tipo de proyecto: Financiado por la Unión Europea bajo el esquema de HORIZON-JU- Chips 2024 Innovation Actions.
Nombre del proyecto: Shift2SDV
Tipo de proyecto: Financiado por la Unión Europea bajo el esquema de HORIZON-JU- Chips 2024 Innovation Actions.
Rol de S&C: S&C es responsable del desarrollo de un sistema de apoyo a la decisión para la detección de anomalías, integrado en el software SDV. Este sistema generará decisiones y las enviará a los componentes de software.
Número de expediente: –
